Programme d’études 2019-2020English
Digital Electronics
Activité d'apprentissage
CodeTitulaire(s)Co-Titulaire(s)Suppléant(s) et autre(s)Établissement(s)
I-SEMI-003
  • VALDERRAMA SAKUYAMA Carlos Alberto
      • UMONS
      Langue
      d’enseignement
      Langue
      d’évaluation
      HT(*) HTPE(*) HTPS(*) HR(*) HD(*) Période
      d’enseignement
      AnglaisAnglais2622000Q1

      Description des modalités d'évaluation à distance de fin de Q3 2019-2020 (Covid-19)
      Epreuve écrite QCM en ligne individuel divisé en questions de théorie et de pratique en période d'examen.
      Questions théoriques (pondération 60%) Contenu: Circuits numériques, types, technologies et étapes de conception. Portes MOS complémentaires. Construction de portes logiques CMOS statiques. Logique de commutation. Estimation du retard. Considérations de mise en page. Optimisations de taille. Structures régulières. Circuits synchrones. Souvenirs. Opérateurs arithmétiques.
      Questions exercices (pondération 40%): documentation disponible sur Moodle. Analyse / compréhension d'exemples de code et de schémas électriques. Contenu: programmation VHDL. Techniques de conception. Circuits numériques de base. Circuits synchrones et asynchrones. Contrôle. Conception pour test.

      Contenu de l'AA

      ASIC, FPGA, et composants standards. Techniques et étapes de conception. Modélisation du transistor MOS. Construction de portes logiques. Portes CMOS. Portes de Transmission. Marges de Bruit. Relations de taille des transistors. Estimation des délais. Fan-in et Fan-out. Dimensionnement optimal. Floor-planning. Lay-out. Structures régulières. Mémoires. Additionneurs. Multiplieurs. Chemins de données et de contrôle. Alimentations. Distribution du signal d'horloge. Circuits synchrones. Latch et Flip-Flop. Estimation des délais. Décalage d'horloge (Skew et Jitter). Logique dynamique (Domino et Nora). Synthèse logique. Réalisation de circuits numériques complexes en technologie CMOS à l'aide des outils de CAO Cadence et Synopsis. Réalisation de circuits numériques complexes en technologie reconfigurable FPGA à l'aide des outils de CAO Altera et Xilinx.  

      Supports principaux non reproductibles

      Diverses informations sont disponibles sur le site d'enseignement assisté par ordinateur: notes de cours, exemples et tutoriels, épreuves des années précédentes (parfois avec résolution), tests en ligne (QCM) permettant aux étudiants de s'évaluer, liens utiles, outils CAO électronique, présentations complémentaires.    

      Support complémentaires non reproductibles

      Digital Integrated Circuits: A Design Perspective. Jan M. Rabaey, Anantha P. Chandrakasan, Borivoje Nikolić. 2003. Pearson Education. 761 pages. ISBN 0130909963. Modern VLSI Design: IP-Based Design (4th Edition), Wayne Wolf, Prentice Hall, ISBN-13: 978-0137145003.  

      Autres références conseillées

      Weste and Eshraghian, "Principles of VLSI Design - A Systems Perspective" 2ed. Cmos Vlsi Design: A Circuits and Systems Perspective. Neil H. E. Weste, David Harris. 2005. Pearson/Addison-Wesley. 967 pages. ISBN 0321149017 Weste, Harris, "CMOS VLSI Design - A Circuits and Systems Perspective" 3ed.  Overview, Geiger, Allen, Strader "VLSI Design techniques for analog and digital circuits" McGraw-Hill Device sizing, Sutherland,Sproull and Harris, "Logical Effort: Designing Fast CMOS Circuits" Wiring & timing, Dally and Poulton "Digital Systems Engineering" Advanced processing, Chang and Sze "ULSI Technology".  

      Mode d'enseignement

      • Face à face

      Types d'activités

      • Cours magistraux
      • Exercices dirigés
      • Utilisation de logiciels
      • Travaux pratiques
      • Travaux de laboratoire

      Evaluations

      Les modalités d'évaluation de l'AA sont précisées dans la fiche de l'UE dont elle dépend

      (*) HT : Heures théoriques - HTPE : Heures de travaux pratiques encadrés - HTPS : Heures de travaux pratiques supervisés - HD : Heures diverses - HR : Heures de remédiation - Dans la colonne Pér. (Période), A=Année, Q1=1er quadrimestre et Q2=2e quadrimestre
      Date de génération : 13/07/2020
      20, place du Parc, B7000 Mons - Belgique
      Tél: +32 (0)65 373111
      Courriel: info.mons@umons.ac.be