Programme d’étudesEnglish
Systèmes logiques pour l'informatique
Activité d'apprentissage à la Faculté Polytechnique
CodeTitulaire(s)Co-Titulaire(s)Suppléant(s) et autre(s)
I-TCTS-021
  • HANCQ Joel
  • GOSSELIN Bernard
    Langue
    d’enseignement
    Langue
    d’évaluation
    HT(*) HTPE(*) HTPS(*) HR(*) HD(*) Période
    d’enseignement
    FrançaisFrançais612000Q1

    Contenu de l'AA

    Représentation et protection de l'information sous forme binaire;
    Bases du langage VHDL.


    Supports principaux

    Note de cours - SYSTEMES LOGIQUES - Tome 2 - Modèles avancés - B. GOSSELIN et J. HANCQ

    Supports principaux non reproductibles

    Copies de présentations
    Protocoles de laboratoires

    Supports complémentaires

    Travaux Pratiques - SYSTEMES LOGIQUES - Tome 3 - Travaux pratiques - B. GOSSELIN et J. HANCQ

    Support complémentaires non reproductibles

    Logiciels sur ordinateur : compilateur VHDL

    Autres références conseillées

    Circuits numériques et synthèse logique, un outil : VHDL, J. WEBER, M. MEAUDRE, Masson, 1995

    Mode d'enseignement

    • Face à face

    Types d'activités

    • Cours magistraux
    • Travaux pratiques

    Evaluations

    Les modalités d'évaluation de l'AA sont précisées dans la fiche de l'UE dont elle dépend

    Date de génération : 17/03/2017
    20, place du Parc, B7000 Mons - Belgique
    Tél: +32 (0)65 373111
    Courriel: info.mons@umons.ac.be