Code | Titulaire(s) | Co-Titulaire(s) | Suppléant(s) et autre(s) |
---|---|---|---|
I-TCTS-021 |
|
|
Langue d’enseignement | Langue d’évaluation | HT(*) | HTPE(*) | HTPS(*) | HR(*) | HD(*) | Période d’enseignement |
---|---|---|---|---|---|---|---|
Français | Français | 6 | 12 | 0 | 0 | 0 | Q1 |
Contenu de l'AA
Représentation et protection de l'information sous forme binaire;
Bases du langage VHDL.
Supports principaux
Supports principaux non reproductibles
Copies de présentations
Protocoles de laboratoires
Supports complémentaires
Support complémentaires non reproductibles
Logiciels sur ordinateur : compilateur VHDL
Autres références conseillées
Circuits numériques et synthèse logique, un outil : VHDL, J. WEBER, M. MEAUDRE, Masson, 1995
Mode d'enseignement
- Face à face
Types d'évaluation du Q1
- Examen oral
- Exercice(s) coté(s)
Commentaire sur l'évaluation Q1
Exercice coté sur l'ensemble de la matière avec notes de cours et de laboratoires (3 heures).
Examen oral de rattrapage sans notes reprenant bases théoriques et exercices (dispense possible si 14/20 ou plus à l'exercice coté)(1 heure).
Types d'évaluation Q2
- Néant
Commentaire sur l'évaluation Q2
Sans objet
Types d'évaluation du Q3
- Examen oral
Commentaire sur l'évaluation Q3
Examen oral sans notes reprenant bases théoriques et exercices (1 heure).
Commentaire sur l'évaluation Q1ratt. B1BA
Sans objet
Types d'activités
- Cours (cours magistraux; conférences)
- Travaux pratiques / travaux de laboratoire / exercices de création et recherche en atelier / projet sur ordinateur /études de cas